Informazioni sul prodotto | |
|
| N. Articolo: 3369E-1949020 N. Art. Produtt.: CY2308ZXI-1H EAN/GTIN: 5059045327424 |
| |
|
| | |
| CY2308 è un buffer di ritardo zero da 3,3 V progettato per distribuire clock ad alta velocità in PC, workstation, trasmissione dati, telecomunicazioni e altre applicazioni ad alte prestazioni. La parte è dotata di un PLL on-chip che si blocca su un clock di ingresso presentato sul pin REF. Il feedback PLL è azionato da pin FBK esterno, pertanto lutente ha la flessibilità di scegliere una qualsiasi delle uscite come ingresso di feedback e collegarla al pin FBK. Il disallineamento ingresso-uscita è inferiore a 250 ps e il disallineamento uscita-uscita è inferiore a 200 ps. Il CY2308 ha due banchi di quattro uscite ciascuno che è controllato dagli ingressi di selezione come mostrato nella tabella Seleziona decodifica ingresso a pagina 3. Se non sono richiesti tutti i clock di uscita, il banco B è a tre. Il clock di ingresso è applicato direttamente alluscita per scopi di test di chip e sistema dagli ingressi di selezione. Il PLL CY2308 entra in uno stato di spegnimento quando non ci sono fronti di salita sullingresso REF. In questa modalità, tutte le uscite sono a tre stati e il PLL è spento, il che si traduce in un assorbimento di corrente inferiore a 25 μA. Altre informazioni: | | Numero di elementi per chip: | 1 | Corrente di alimentazione massima: | 70 mA | Frequenza massima in ingresso: | 133.3MHz | Tipo di montaggio: | Montaggio superficiale | Tipo di package: | TSSOP | Numero pin: | 16 | Dimensioni: | 5.1 x 4.5 x 0.95mm | Lunghezza: | 5.1mm | Larghezza: | 4.5mm | Altezza: | 0.95mm | Tensione di alimentazione operativa massima: | 3,6 V | Massima temperatura operativa: | +85 °C | Frequenza di uscita massima: | 133.3MHz | Tensione di alimentazione operativa minima: | 3 V | Minima temperatura operativa: | -40 °C |
|
| | |
| | | |
| | | |
| |